Информације

Скенирање граница, ЈТАГ, ИЕЕЕ 1149 Водич

Скенирање граница, ЈТАГ, ИЕЕЕ 1149 Водич

Од увођења раних 1990-их, гранично скенирање, познато и као ЈТАГ или ИЕЕЕ 1149, постало је основни алат који се користи за тестирање плоча у развоју, производњи и на терену. ЈТАГ, гранично скенирање је техника испитивања која омогућава прикупљање информација о стању плоче када није могуће добити приступ свим чворовима који би били потребни да су коришћена друга средства за испитивање.

С обзиром на начин на који се густина плоча повећавала последњих година, обично је врло тешко моћи испитати електронске склопове и добити информације потребне за тестирање ових плоча. Као ЈТАГ, скенирање граница омогућава тестирање већег дела плоче са минималним приступом, а сада се широко користи за испитивање електронских кола у свим фазама њиховог живота. С обзиром на чињеницу да је за друге облике теста потребан приступ било у погледу лежишта ноктију, док други требају испитивати разна места на табли, скенирање граница нуди јединствено решење за многе захтеве испитивања.

Иако је ЈТАГ, техника граничног скенирања усмерена на испитивање кола, њена флексибилност омогућава да се користи за широк спектар апликација, укључујући тест апликације:

  • Тест нивоа система
  • БИСТ приступ
  • Тестирање меморије
  • Фласх програмирање
  • ФПГА / ЦПЛД програмирање
  • ЦПУ емулација

Иако испитивање остаје главна апликација за скенирање граница, може се видети да је корисно и у другим апликацијама. С обзиром на своју флексибилност, техника се широко користи и моћан је алат у развојним и производним апликацијама.

Историја скенирања граница

С проблемом недостатка пробног приступа плочама који су почели да постају проблем, 1985. године основана је група позната као Заједничка тестна акциона група (ЈТАГ). Циљ јој је био да се позабаве проблемима с којима се суочавају произвођачи електронике у тест стратегијама и како би се омогућило спровођење тестова тамо где ниједна друга технологија не може добити приступ.

Увођење технологије површинског монтирања и даља минијатуризација значили су да се људи плаше да ће приступ даскама за тестирање бити озбиљно ограничен. Да би се ово превазишло, биле би потребне нове стратегије.

Првобитни циљ граничног скенирања био је допуњавање постојећих техника, укључујући испитивање у кругу, функционално уграђени тест и друге технике, и пружање стандарда који би омогућио тестирање дигиталних, аналогних и мешовитих сигналних кола.

Стандард за гранично скенирање који је осмишљен усвојио је Институт или инжењери електротехнике и електронике, ИЕЕЕ у САД-у, као ИЕЕЕ 1149. Прво издање стандарда, ИЕЕЕ 1149, било је 1990. године. Наведена сврха ИЕЕЕ 1149 била је да тестирајте међусобне везе између интегрисаних кола монтираних на плоче, модуле, хибриде и друге подлоге. Како се већина проблема који се јављају са електроничким круговима јављају на међусобним везама, ИЕЕЕ 1149 тест стратегија би открила већину проблема.

1993. године издата је ревидирана верзија скенирања граница, ИЕЕЕ 1149 стандард који је садржавао многа појашњења, побољшања и исправке. Потом се 1994. године догодило ново издање стандарда ИЕЕЕ 1149. Ово је представило језик за опис граничног скенирања, БСДЛ. Ово је омогућило да се тестови за скенирање граница пишу на заједничком језику, побољшавајући начин на који се тестови могу писати и поново користити код, чиме се штеди време за развој.

Разлика између граничног скенирања, ЈТАГ и ИЕЕЕ 1149.1

Скенирање граница појмова, ЈТАГ и ИЕЕЕ 1149.1 значе мало другачије ствари. Развојем технологије појмови су попримили мало другачија значења.
  • Скенирање граница: То се односи на тест технологију где су додатне ћелије смештене у електроде од силицијума до спољних пинова тако да се може утврдити функционалност чипа и плоче.
  • ЈТАГ: Израз ЈТАГ односи се на интерфејс или тестни приступни порт који се користи за комуникацију. Садржи ТЦК, ТДИ, ТДО, ТМС итд. Везе. За неке апликације овај интерфејс се може користити за испитивање или комуникацију са унутрашњим инструментима унутар језгра чипа.
  • ИЕЕЕ 1149.1: Ово је ИЕЕЕ стандард који дефинише тест логику која се може укључити у интегрисано коло како би се обезбедили стандардизовани приступи за испитивање међусобних веза на плочи, самом интегрисаном колу или у облику који модификује или посматра активност кола током нормалног рада кола.

Основе скенирања граница

ЈТАГ, техника испитивања граничног скенирања користи ћелију резе регистара померања уграђену у сваку спољну везу сваког уређаја компатибилног са граничним скенирањем. Једна ћелија за гранично скенирање је укључена у линију интегрисаног кола суседно сваком И / О пину, а када се користи у режиму регистра померања, може преносити податке у следећу ћелију уређаја. Постоје дефинисане улазне и излазне тачке за улазак и излаз података из уређаја, па је стога могуће повезати неколико уређаја заједно.

У нормалним радним условима ћелија је постављена тако да нема ефекта и постаје невидљива. Међутим, када је уређај постављен на тест режим, дозвољава пренос серијског тока података (пробни вектор) из једне ћелије засуна регистара смене у следећу. Ћелије за гранично скенирање у уређају могу да ухвате податке са линије интегрисаног кола или да их присиле на њих. На овај начин систем за тестирање који може унети ток података у ланац регистара померања може поставити стања на плочи и такође надгледати податке. Постављањем једног серијског тока података, фиксирањем овог на место, а затим надгледањем повратног тока података, могуће је добити приступ круговима на плочи и проверити да ли се очекује повратни ток података. Ако јесте, тест може проћи, али ако није систем за скенирање граница открио и проблем који се може даље истражити.

ЈТАГ интерфејс

Постоји велики број ЈТАГ контролних линија и података који чине пробни приступни порт, ТАП. Ове линије познате као ТЦК, ТМС и опционална ТРСТ линија повезане су паралелно са чиповима у ланцу граничног скенирања. Везе означене ТДИ (улаз) и ТДО (излаз) повезане су ланчићима како би се обезбедио пут око података о граничним чиповима за скенирање. Подаци се шаљу у ТДИ првог чипа, а затим се ТДО из првог чипа повезује са ТДИ следећег и тако даље. Коначно, подаци су узети из ТДО последњег ИЦ у ланцу тратинчица.

  • СЛАВИНА Порт за пробни приступ - чиоде повезане са тест контролером приступа.
  • ТЦК Тест Цлоцк - овај пин је сигнал сата који се користи за осигуравање времена система за гранично скенирање. ТДИ помера вредности у одговарајући регистар на узлазној ивици ТЦК. Изабрани садржај регистра се пребацује на ТДО на доњој ивици ТЦК.
  • ТДИ Унос података за тестирање - упутства за тестирање се пребацују у уређај кроз овај клин.
  • ТДО Излаз података за тестирање - Овај пин пружа податке из регистара за гранично скенирање, тј. Подаци о тестирању се померају на овом пин-у.
  • ТМС Избор режима теста - Овај улаз који се такође креће по узлазној ивици ТЦК одређује стање ТАП контролера.
  • ТРСТ Тест Ресет - Ово је опционални активни низак пин за ресетовање ниског нивоа. Омогућава иницијализацију асинхроног ТАП контролера без утицаја на логику другог уређаја или система.

Прочитајте више о ЈТАГ интерфејс / ТАП

Апликације за скенирање граница

ЈТАГ, гранично скенирање идеалан је тест алат за употребу у многим апликацијама. Најочигледније апликације за скенирање граница су у производном окружењу. Овде се плоче могу тестирати и проблеми који иначе не могу бити откривени због недостатка пробног приступа могу бити адекватно тестирани. Заправо се технологија граничног скенирања комбинује са другим технологијама да би се добио оно што се назива комбинационим тестером.

Осим што се користи у производном тесту, скенирање граница, ЈТАГ, ИЕЕЕ 1149, може се користити и у разним другим сценаријима испитивања, укључујући развој производа и отклањање грешака, као и теренску услугу. То значи да се код за скенирање граница може поново користити за испитна подручја, а самим тим и трошак за ове апликације. То не само да указује на то да је гранични преглед моћан алат, већ га чини и финансијски атрактивним.

Генерирање програма

Један од главних трошкова било ког развоја ових дана је трошак софтвера, а то је посебно тачно за скенирање граница где је мало хардвера. То значи да свака уштеда која се може остварити у времену потребном за развој софтвера може значајно смањити трошкове. Сходно томе, генератор тест програма (ТПГ) саставни је део система за гранично скенирање.

Генератор програма за тестирање обично захтева мрежну листу датотека које се тестирају (УУТ) и датотека описа језика граничног скенирања (БСДЛ) компонената граничног скенирања садржаних у колу. Помоћу ових информација генератор теста програма може да креира обрасце за тестирање који се користе за тест. Они омогућавају систему да открије и изолује било какве грешке за све мреже за испитивање граница које се могу тестирати у кругу. Такође је могуће да генератор програма за тестирање створи векторе за тестирање који омогућавају систему да открије кварове на чворовима или компонентама пинова, компоненте безграничног скенирања које су окружене уређајима за гранично скенирање

ЈТАГ, гранично скенирање, ИЕЕЕ 1149 је техника испитивања која је сада добро успостављена. Иако захтева генерирање програма за тестирање пре него што се може користити, ипак пружа врло исплатив метод добијања приступа тест векторима у електронску плочу. С обзиром на то да су некретнине на плочама у премији, трошкови додавања сонде или приступних тачака за друге врсте електронских технологија тестирања били би превелики, ако би то заиста било могуће. Сходно томе, гранично скенирање нуди решење многих проблема са тестом по цени која се може амортизовати у неколико тест арена од развоја преко производног теста до теренског испитивања. У свим овим окружењима, скенирање граница пружа ефикасно решење, како у погледу перформанси, тако и трошкова.


Погледајте видео: Tose Proeski - Lady Live Cetinje sept. 2007 (Јануар 2022).